# Chương 2: Khối xử lý trung tâm CPU

### Chương 2: Nội dung chính

- □ Sơ đồ khối tổng quát
- □ Chu kỳ xử lý lệnh
- □ Thanh ghi
- □ Khối điều khiển (CU)
- □ Khối số học và logic (ALU)
- Bus trong CPU

# CPU - Sơ đồ khối tổng quát

CU: (Control Unit) Khối điều khiển

IR: (Instruction Register) Thanh ghi

Iệnh

PC: (Program Counter) Bộ đếm

chương trình

MAR: (Memory Address Register)

Thanh ghi địa chỉ bộ nhớ

MBR: (Memory Buffer Register) Thanh

ghi nhớ đệm

A: (Accumulator Register) Thanh ghi

tích lũy

Y, Z: (Temporary Register) Thanh ghi

tạm thời

FR: (Flag Register) Thanh ghi cờ

ALU: (Arithmetic and Logic Unit) Khối

tính toán số học -logic



#### Chu kỳ xử lý lệnh

- 1. Khi một chương trình được chạy, hệ điều hành tải mã chương trình vào bộ nhớ trong
- 2. Địa chỉ lệnh đầu tiên của chương trình được đưa vào thanh ghi PC
- 3. Địa chỉ của ô nhớ chứa lệnh được chuyển tới bus A qua thanh ghi MAR
- 4. Tiếp theo, bus A truyền địa chỉ tới khối quản lý bộ nhớ MMU (Memory Management Unit)
- 5. MMU chọn ô nhớ và sinh ra tín hiệu READ

#### Chu kỳ xử lý lệnh

- 6. Lệnh chứa trong ô nhớ được chuyển tới thanh ghi MBR qua bus D
- 7. MBR chuyển lệnh tới thanh ghi IR. Sau đó IR lại chuyển lệnh tới CU
- 8. CU giải mã lệnh và sinh ra các tín hiệu xử lý cho các đơn vị khác, ví dụ như ALU để thực hiện lệnh
- 9. Địa chỉ trong PC được tăng lên để trỏ tới lệnh tiếp theo của chương trình sẽ được thực hiện
- 10. Thực hiện lại các bước 3->9 để chạy hết các lệnh của chương trình

#### Thanh ghi

- □ Thanh ghi là thành phần nhớ ở bên trong CPU:
  - Lưu trữ tạm thời lệnh và dữ liệu cho CPU xử lý
  - Dung lượng nhỏ, số lượng ít
  - Tốc độ rất cao (bằng tốc độ CPU)
- □ Các CPU thế hệ cũ (80x86) có 16 32 thanh ghi. CPU thế hệ mới (Intel Pentium 4, Core 2 Duo) có hàng trăm thanh ghi
- □ Kích thước thanh ghi phụ thuộc vào thiết kế CPU: 8, 16, 32, 64, 128 và 256 bit
  - 8086 và 80286: 8 và 16 bit
  - 80386, Pentium II: 16 32 bit
  - Pentium IV, Core Duo: 32, 64 và 128 bit

#### Thanh ghi tích lũy A (Accumulator)

- Thanh ghi tích lũy hay thanh ghi A là một trong những thanh ghi quan trọng nhất của CPU
  - Lưu trữ các toán hạng đầu vào
  - Lưu kết quả đầu ra
- Kích thước của thanh ghi A tương ứng với độ dài từ xử lý của CPU: 8, 16, 32, 64 bit
- Cũng được sử dụng để trao đổi dữ liệu với các thiết bị vào ra

#### Thanh ghi tích lũy

- $\Box$  Ví dụ: thực hiện phép tính x + y -> s
  - Toán hạng x được đưa vào thanh ghi A
  - Toán hạng y được đưa vào thanh ghi Y
  - ALU thực hiện phép cộng A+Y, kết quả được lưu vào Z
  - Kết quả sau đó lại được đưa vào A

## Bộ đếm chương trình PC

- Program Counter hay Instruction Pointer lưu địa chỉ bộ nhớ của lệnh tiếp theo
- □ PC chứa địa chỉ ô nhớ chứa lệnh đầu tiên của chương trình khi nó được kích hoạt và được tải vào bộ nhớ
- Sau khi CPU chạy xong 1 lệnh, địa chỉ ô nhớ chứa lệnh tiếp theo được tải vào PC
- □ Kích thước của PC phụ thuộc vào thiết kế CPU: 8, 16, 32, 64 bit



#### Thanh ghi trạng thái FR

- Mỗi bit của thanh ghi cờ lưu trữ trạng thái kết quả phép tính được ALU thực hiện
- □ Có 2 kiểu cò:
  - Cờ trạng thái: CF, OF, AF, ZF, PF, SF
  - Cờ điều khiển: IF, TF, DF
- Các bit cờ thường được dùng là các điều kiện rẽ nhánh lệnh tạo logic chương trình
- Kích thước FR phụ thuộc thiết kế CPU

#### CPU Registers - FR

| Flag   | ZF | SF | CF | AF | F | OF | PF | 1 |
|--------|----|----|----|----|---|----|----|---|
| Bit No | 7  | 9  | 5  | 4  | 3 | 2  | 1  | 0 |

- □ ZF: Zero Flag, ZF=1 nếu kết quả =0 và ZF=0 nếu kết quả <>0.
- □ SF: Sign Flag, SF=1 nếu kết quả âm và SF=0 nếu kết quả dương
- □ CF: Carry Flag, CF=1 nếu có nhớ/mượn ở bit trái nhất
- □ AF: Auxiliary Flag, AF=1 nếu có nhớ ở bit trái nhất của nibble
- □ OF: Overflow Flag, OF=1 nếu có tràn, OF=0 ngược lại
- □ PF: Parity Flag, PF=1 nếu tổng số bit 1 trong kết quả là số lẻ, PF=0 ngược lại
- ☐ IF: Interrupt Flag, IF=1: ngắt được phép, IF=0: cấm ngắt

## Thanh ghi trạng thái của 8086



## Con trỏ ngăn xếp (SP: Stack Pointer)

- □ Ngăn xếp là 1 đoạn bộ nhớ đặc biệt hoạt động theo nguyên tắc vào sau ra trước (LIFO)
- Con trỏ ngăn xếp là thanh ghi luôn trỏ tới đỉnh của ngăn xếp
- 2 thao tác với ngăn xếp:
  - Push: đẩy dữ liệu vào ngăn xếp SP ← SP + 1 {SP} ← Data
  - Pop: lấy dữ liệu ra khỏi ngăn xếp Register ← {SP} SP ← SP - 1



Stack

#### Các thanh ghi đa năng

- Có thể sử dụng cho nhiều mục đích:
  - Lưu các toán hạng đầu vào
  - Lưu các kết quả đầu ra
- □ Ví dụ: CPU 8086 có 4 thanh ghi đa năng
  - AX: Accumulator Register
  - BX: Base Register
  - CX: Counter Register
  - DX: Data Register

#### Thanh ghi lệnh IR

- Lưu trữ lệnh đang được xử lý
- IR lấy lệnh từ MBR và chuyển nó tới CU để giải mã lệnh



#### Thanh ghi MBR và MAR

- MAR: thanh ghi địa chỉ bộ nhớ
  - Giao diện giữa CPU và bus địa chỉ
  - Nhận địa chỉ bộ nhớ của lệnh tiếp theo từ PC và chuyển nó tới bus địa chỉ
- MBR: thanh ghi đệm bộ nhớ
  - Giao diện giữa CPU và bus dữ liệu
  - Nhận lệnh từ bus dữ liệu và chuyển nó tới IR

#### Các thanh ghi tạm thời

- CPU thường sử dụng một số thanh ghi tạm thời để:
  - Lưu trữ các toán hạng đầu vào
  - Lưu các kết quả đầu ra
  - Hỗ trợ xử lý song song (tại một thời điểm chạy nhiều hơn 1 lệnh)
  - Hỗ trợ thực hiện lệnh theo cơ chế thực hiện tiên tiến kiểu không trật tự (OOO Out Of Order execution)

#### Khối điều khiển CU



#### Khối điều khiển CU

- Điều khiển tất cả các hoạt động của CPU theo xung nhịp đồng hồ
- □ Nhận 3 tín hiệu đầu vào:
  - Lệnh từ IR
  - Giá trị các cờ trạng thái
  - Xung đồng hồ
- □ CU sinh 2 nhóm tín hiệu đầu ra:
  - Nhóm tín hiệu điều khiển các bộ phận bên trong CPU
  - Nhóm tín hiệu điều khiển các bộ phận bên ngoài CPU
- Sử dụng nhịp đồng hồ để đồng bộ hóa các đơn vị bên trong CPU và giữa CPU với các thành phần bên ngoài

# Khối số học và logic ALU



# Khối số học và logic ALU

- Bao gồm các đơn vị chức năng con để thực hiện các phép toán số học và logic:
  - Bộ cộng (ADD), bộ trừ (SUB), bộ nhân (MUL), bộ chia (DIV), ...
  - Các bộ dịch (SHIFT) và quay (ROTATE)
  - Bộ phủ định (NOT), bộ và (AND), bộ hoặc (OR), và bộ hoặc loại trừ (XOR)
- ALU có:
  - 2 cổng IN để nhận đầu vào từ các thanh ghi
  - 1 cổng OUT được nối với bus trong để gửi kết quả tới các thanh ghi

#### Bus trong

- Bus trong là kênh liên lạc của tất cả các thành phần trong CPU
- □ Hỗ trợ liên lạc 2 chiều
- Bus trong có giao diện để trao đổi thông tin với bus ngoài (bus hệ thống)
- Bus trong luôn có băng thông lớn và tốc độ nhanh hơn so với bus ngoài

## Bộ Cộng Nhị phân n-bit



# Bộ Cộng Nhị phân không dấu n-bit

- Khi cộng hai số nguyên không dấu n-bit, kết quả nhận được là n-bit:
  - Nếu C<sub>out</sub>=0 → nhận được kết quả đúng.
  - Nếu C<sub>out</sub>=1 → nhận được kết quả sai, do tràn nhớ ra ngoài (Carry Out).
  - Tràn nhớ ra ngoài khi: tổng > (2<sup>n</sup>- 1)

# Bộ Cộng Nhị phân có dấu n-bit

- Khi cộng hai số nguyên có dấu n-bit, kết quả nhận được là n-bit
- Cộng hai số khác dấu: kết quả luôn luôn đúng.
- □ Cộng hai số cùng dấu:
  - Nếu dấu kết quả cùng dấu với các số hạng thì kết quả là đúng.
  - nếu kết quả có dấu ngược lại, khi đó có tràn xảy ra (Overflow) và kết quả bị sai.
- □ Tràn xảy ra khi tổng nằm ngoài dải biểu diễn [-2<sup>n-1</sup>, 2<sup>n-1</sup>-1]

#### Bộ Trừ Nhị phân n-bit

- □ Nguyên tắc: X Y = X + (-Y)
- □ Thêm bộ bù 2 vào bộ cộng



# Nhân Nhị phân không dấu n-bit

- □ Các tích riêng phần được xác định như sau:
  - Nếu bit của số nhân bằng 0 → tích riêng phần bằng 0.
  - Nếu bit của số nhân bằng 1 → tích riêng phần bằng số bị nhân.
  - Tích riêng phần tiếp theo được dịch trái một bit so với tích riêng phần trước đó.
- □ Tích bằng tổng các tích riêng phần
- □ Nhân hai số nguyên n-bit, tích có độ dài 2n bit (không bao giờ tràn).

# Nhân Nhị phân không dấu n-bit



29

FIG-8a

# Nhân Nhị phân không dấu (lưu đồ)



# Nhân Nhị phân không dấu n-bit

□ Số bị nhân M = 1011 (11)□ Số nhân Q = 1101 (13)Tich = 10001111(143) $\mathbf{C}$ Α Q 1101 Các giá trị khởi đầu 0000 + 10111101 A  $\leftarrow$  A + M 0 1011 0 0101 1110 Dịch phải 0010 1111 Dị ch phả i + 10110 1101 1111 A  $\leftarrow$  A + M 0110 1111 Dịch phải +1011 $1\ 0001\ 11111\ A \leftarrow A + M$ 

0 1000 1111 Dịch phả i

# Nhân Nhị phân có dấu n-bit

- □ Hai thuật toán chủ yếu:
  - Dùng giải thuật nhân không dấu
  - Booth multiplication algorithm

# Nhân Nhị phân có dấu n-bit

Dùng giải thuật nhân không dấu

- □Bước 1. Chuyển đổi số bị nhân và số nhân thành số dương tương ứng
- □Bước 2. Nhân hai số dương bằng thuật giải nhân số nguyên không dấu, được tích của hai số dương.
- □Bước 3. Hiệu chỉnh dấu của tích:
  - Nếu hai thừa số ban đầu cùng dấu thì giữ nguyên kết quả ở bước 2.
  - Nếu hai thừa số ban đầu là khác dấu thì đảo dấu kết quả của bước 2.

Nhân Nhị phân có dấu n-bit

Booth Multiplication Algorithm



## Nhân Nhị Phân có dấu

 $\Box$  Ex: 3x 7 = 21

A = 0000, Q = 0011, M = 0111

| A    | Q    | $Q_{-1}$ | M    |                             |
|------|------|----------|------|-----------------------------|
| 0000 | 0011 | 0        | 0111 | Initial Values              |
| 1001 | 0011 | 0        | 0111 | $A \leftarrow A - M$ First  |
| 1100 | 1001 | 1        | 0111 | Shift Scycle                |
| 1110 | 0100 | -1       | 0111 | γ Second                    |
| 1110 | 0100 | 1        | 0111 | Shift Shift Cycle           |
| 0101 | 0100 | 1        | 0111 | $A \leftarrow A + M $ Third |
| 0010 | 1010 | 0        | 0111 | Shift Shift Shift           |
| 0001 | 0101 | 0        | 0111 | Chift (Fourth               |
| 0001 | 0101 | 0        | 0111 | Shift Shift Cycle           |

## Ví dụ nhân có dấu (booth algorithm)

Figure 10.14 Examples Using Booth's Algorithm





(vidu:7/3=2 du 1)

| $\mathbf{A}$ | Q    | $\mathbf{M} = 0011$                    |
|--------------|------|----------------------------------------|
| 0000         | 0111 | Initial values                         |
| 0000         | 1110 | Shift                                  |
| 1101         |      | A = A - M 1                            |
| 0000         | 1110 | A = A + M                              |
| 0001         | 1100 | Shift                                  |
| 1110         |      | A = A - M  2                           |
| 0001         | 1100 | $\mathbf{A} = \mathbf{A} + \mathbf{M}$ |
| 0011         | 1000 | Shift                                  |
| 0000         |      | A = A - M 3                            |
| 0000         | 1001 | $Q_0 = 1$                              |
| 0001         | 0010 | Shift                                  |
| 1110         |      | A = A - M                              |
| 0001         | 0010 | A = A + M                              |





# Nội dung Bài tập chương 2

- 1. Đại số Boole
- 2. Các cổng logic
- 3. Mạch tổ hợp
- Mạch dãy

Computer Architecture 41

# 1. Đại số Boole

- Đại số Boole sử dụng các biến logic và phép toán logic
- Biến logic có thể nhận giá trị 1 (TRUE) hoặc 0 (FALSE)
- Phép toán logfểc bở bở r thà AND, OR và NOT với ký hiệu như sau:
  - A AND B: A•B
  - A OR B: A + B
  - NOT A: Ā
- Thứ tự ưu tiên: NOT > AND > OR



#### Các phép toán logic (tiếp)

Các phép toán NAND, NOR, XOR:

• A NAND B: 
$$\overline{A \bullet B}$$

• A NOR B : 
$$\overline{A+B}$$

• A XOR B: 
$$A \oplus B = A \bullet B + A \bullet B$$



## Phép toán đại số Boole

| А | В | NOT A | A AND B<br>A•B | A OR B<br>A+B | A NAND B  A•B | A NOR B<br>A+B | A XOR B<br>A   B |
|---|---|-------|----------------|---------------|---------------|----------------|------------------|
| 0 | 0 | 1     | 0              | 0             | 1             | 1              | 0                |
| 0 | 1 | 1     | 0              | 1             | 1             | 0              | 1                |
| 1 | 0 | 0     | 0              | 1             | 1             | 0              | 1                |
| 1 | 1 | 0     | 1              | 1             | 0             | 0              | 0                |



#### Các đồng nhất thức của đại số Boole

$$A \cdot B = B \cdot A$$

$$A \cdot (B + C) = (A \cdot B) + (A \cdot C)$$

$$1 \cdot A = A$$

$$A \cdot \overline{A} = 0$$

$$0 \cdot A = 0$$

$$A \cdot A = A$$

$$A \cdot (B \cdot C) = (A \cdot B) \cdot C$$

$$\overline{A \cdot B} = \overline{A} + \overline{B}$$
 (Định lý De Morgan)

$$A + B = B + A$$

$$A + (B \cdot C) = (A + B) \cdot (A + C)$$

$$0 + A = A$$

$$A + \overline{A} = 1$$

$$1 + A = 1$$

$$A + A = A$$

$$A + (B + C) = (A + B) + C$$

$$\overline{A + B} = \overline{A} \cdot \overline{B}$$
 (Định lý De Morgan)



#### Các cổng logic (Logic Gates)

- Thực hiện các hàm logic:
  - NOT, AND, OR, NAND, NOR, etc.
- Cổng logic một đầu vào:
  - Cổng NOT, bộ đệm (buffer)
- Cổng hai đầu vào:
  - AND, OR, XOR, NAND, NOR, XNOR
- Cổng nhiều đầu vào



## Các cổng logic

| Name | Graphical Symbol                                        | Algebraic<br>Function          | Truth Table                                     |
|------|---------------------------------------------------------|--------------------------------|-------------------------------------------------|
| AND  | A B F                                                   | $F = A \bullet B$ or $F = AB$  | A B   F   0 0 0 0 0 0 1 0 0 1 1 1 1 1 1         |
| OR   | $\begin{array}{c} A \\ B \end{array} \longrightarrow F$ | F = A + B                      | A B   F   0 0 0 0 0 1 1 1 1 1 1 1 1 1           |
| NOT  | A — F                                                   | $F = \overline{A}$ or $F = A'$ | A   F<br>0   1<br>1   0                         |
| NAND | A B F                                                   | $F = \overline{AB}$            | A B   F   0 0   1   0 1   1   1   0   1   1   1 |
| NOR  | A B F                                                   | $F = \overline{A + B}$         | A B F<br>0 0 1<br>0 1 0<br>1 0 0<br>1 1 0       |
| XOR  | $\begin{array}{c} A \\ \end{array}$                     | $F = A \oplus B$               | A B F<br>0 0 0<br>0 1 1<br>1 0 1<br>1 1 0       |

#### Tập đầy đủ

- Là tập các cống có thể thực hiện được bất kỳ hàm logic nào từ các cổng của tập đó.
- Một số ví dụ về tập đầy đủ:
  - {AND, OR, NOT}
  - {AND, NOT}
  - {OR, NOT}
  - {NAND}
  - {NOR}



### Sử dụng cổng NAND





### Sử dụng cổng NOR





#### Một số ví dụ vi mạch logic



# 4

#### Mạch tổ hợp

- Mạch logic là mạch bao gồm:
  - Các đầu vào (Inputs)
  - Các đầu ra (Outputs)
  - Đặc tả chức năng (Functional specification)
  - Đặc tả thời gian (Timing specification)
- Các kiểu mạch logic:
  - Mạch logic tổ hợp (Combinational Logic)
    - Mạch không nhớ
    - Đầu ra được xác định bởi các giá trị hiện tại của đầu vào
  - Mạch logic dãy (Sequential Logic)
    - Mạch có nhớ
    - Đầu ra được xác định bởi các giá trị trước đó và giá trị hiện tại của đầu vào



#### Mạch tổ hợp

- Mạch tổ hợp là mạch logic trong đó đầu ra chỉ phụ thuộc đầu vào ở thời điểm hiện tại.
- Là mạch không nhớ và được thực hiện bằng các cổng logic cơ bản
- Mạch tổ hợp có thể được định nghĩa theo ba cách:
  - Bảng thật
  - Dạng sơ đồ
  - Phương trình Boole



#### Ví dụ

| Α | В | С | F |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 1 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 0 |



$$F = \overline{A}B\overline{C} + \overline{A}BC + AB\overline{C}$$



#### Bộ dồn kênh (Multiplexer-MUX)

- 2<sup>n</sup> đầu vào dữ liệu
- n đầu vào chọn
- 1 đầu ra
- Đầu vào chọn (S) xác định đầu vào nào (D) sẽ được nối với đầu ra (F).



| S2 | S1 | F  |
|----|----|----|
| 0  | 0  | D0 |
| 0  | 1  | D1 |
| 1  | 0  | D2 |
| 1  | 1  | D3 |



#### Thực hiện MUX bốn đầu vào



# Bộ giải mã (Decoder)

- N đầu vào, 2<sup>N</sup> đầu ra
- Chỉ có một đầu ra tích cực (được chọn) tương ứng với một tổ hợp của N đầu vào.



| $A_1$ | $A_0$ | <b>Y</b> <sub>3</sub> | $Y_2$ | Y <sub>1</sub> | <b>Y</b> <sub>0</sub> |
|-------|-------|-----------------------|-------|----------------|-----------------------|
| 0     | 0     | 0                     | 0     |                | 1                     |
| 0     | 1     | 0                     | 0     | 1              | 0                     |
| 1     | 0     | 0                     | 1     | 0              | 0                     |
| 1     | 1     | 1                     | 0     | 0              | 0                     |





#### Thực hiện bộ giải mã 3 ra 8





#### Bộ cộng (Adder)

- Bộ cộng bán phần (Half-adder)
  - Cộng hai bit tạo ra bit tổng và bit nhớ
- Bộ cộng toàn phần (Full-adder)
  - Cộng 3 bit
  - Cho phép xây dựng bộ cộng N-bit



## Bộ cộng (tiếp)

| A | В | Sum | Coun |
|---|---|-----|------|
| 0 | 0 | 0   | 0    |
| 0 | 1 | 1   | 0    |
| 1 | 0 | 1   | 0    |
| 1 | 1 | 0   | 1    |



#### (a) Half-adder truth table and implementation

| A | В | $C_{\text{in}}$ | Sum | Cout |
|---|---|-----------------|-----|------|
| 0 | 0 | 0               | 0   | 0    |
| 0 | 0 | 1               | 1   | 0    |
| 0 | 1 | 0               | 1   | 0    |
| 0 | 1 | 1               | 0   | 1    |
| 1 | 0 | 0               | 1   | 0    |
| 1 | 0 | 1               | 0   | 1    |
| 1 | 1 | 0               | 0   | 1    |
| 1 | 1 | 1               | 1   | 1    |





(b) Full-adder truth table and implementation



#### Bộ cộng 4-bit và bộ cộng 32-bit







#### Mạch dãy

- Mạch dãy là mạch logic trong đó đầu ra phụ thuộc giá trị đầu vào ở thời điểm hiện tại và quá khứ
- Là mạch có nhớ, được thực hiện bằng phần tử nhớ (Latch, Flip-Flop) và có thể kết hợp với các cổng logic cơ bản
- Mạch dãy bao gồm:
  - Mạch tổ hợp
  - Mạch hồi tiếp



#### Các thành phần chính của mạch dãy

#### Sequential circuit





#### Các Flip-Flop cơ bản

| Name | Graphical Symbol                                     | Truth Table                                                              |
|------|------------------------------------------------------|--------------------------------------------------------------------------|
| S-R  | $\begin{array}{cccccccccccccccccccccccccccccccccccc$ | $\begin{array}{c ccccccccccccccccccccccccccccccccccc$                    |
| J-K  | J Q                                                  | $\begin{array}{c ccccccccccccccccccccccccccccccccccc$                    |
| D    | D Q                                                  | $\begin{array}{c c} D & Q_{n+1} \\ \hline 0 & 0 \\ 1 & 1 \\ \end{array}$ |



#### R-S Latch và các Flip-Flop



R-S Latch



D Flip Flop



R-S Flip Flop



J-K Flip Flop



#### Thanh ghi 8-bit song song





#### Thanh ghi dịch 5-bit





#### Bộ đếm 4-bit



# Bài tập chương 2

Hãy vẽ sơ đồ mạch logic thực hiện phương trình Boole sau:

$$Y = ((\overline{A} + B).C) \oplus (\overline{B} + \overline{C})$$

- 1. Vẽ sơ đồ mạch logic với 3 cổng AND, OR, NOT
- 2. Vẽ sơ đồ mạch với 1 loại cổng logic NAND
- 3. Vẽ sơ đồ mạch với 1 loại cổng NOR